课程内容
1可编程逻辑器件简介
2可编程逻辑器件的发展历史
3 FPGA/CPLD的基本结构
4 PLD/FPGA的分类和使用
5 FPGA关键电路的设计(最小电路设计)
第二阶段
1硬件描述语言简介
2 Verilog模块的基本概念和结构
3数据类型及其常量及变量
4运算符及表达式
5条件语句和循环语句
6结构说明语句
7系统函数和任务
8小结
第三阶段
1 Altera高密度FPGA
2 Altera的Cyclone系列低成本FPGA
3 Altera的MAX II系列CPLD器件
4 Quartus II软件综述
5设计输入
6综合
7布局布线
8仿真
9编程与配置
10小结
第四阶段
1 FPGA的硬件设计技术
2基于Nios II的SOPC系统设计
3 Nios II的SOPC系统的设计实例
4系统时序逻辑设计技术
5基于FPGA的IP核设计技术
6 FPGA的数据采集系统设计
7基于FPGA的硬件回路仿真器设计
第五阶段
1 IP的概念
2 Alter可提供的IP
3 Alter IP在设计中的作用
4使用Alter的基本宏功能
5使用Alter的IP核
课程目标
2.了解目前最流行的Verilog HDL语言的基本语法;掌握Verilog HDL语言中最常用的基本语法;设计一些简单的FPGA程序;掌握组合逻辑和时序逻辑电路的设计方法;对Verilog HDL语言有更深入的理解和认识。
3.由工程师安排项目制作,学员一起讨论选项目;也可学员自带项目,经公司评估后可指派专人进行一对一指导完成。
以上就是【信盈达】小编努力整理出的内容,希望对大家的学习有所帮助哦。更多课程资讯信息请定期关注我们。